塑料排水板-植草格-土工膜厂家-泰安东诺工程材料有限公司


曙海教育集團論壇FPGA專區(qū)FPGA高級 → 用FPGA+DSP實現(xiàn)HDLC(高級數(shù)據(jù)鏈路控制)功能


  共有6502人關(guān)注過本帖樹形打印

主題:用FPGA+DSP實現(xiàn)HDLC(高級數(shù)據(jù)鏈路控制)功能

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發(fā)短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
用FPGA+DSP實現(xiàn)HDLC(高級數(shù)據(jù)鏈路控制)功能  發(fā)帖心情 Post By:2010-11-20 8:54:09

引言

HDLC的ASIC芯片使用簡易,功能針對性強,性能可靠,適合應用于特定用途的大批量產(chǎn)品中。但由于HDLC標準的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應用靈活性。有的芯片公司還有自己的標準,對HDLC的CRC(循環(huán)冗余碼校驗)序列生成多項式等有不同的規(guī)定。專用于HDLC的ASIC芯片其片內(nèi)數(shù)據(jù)存儲器容量有限,通常只有不多字節(jié)的FIFO(先進先出存儲器)可用。對于某些應用來說,當需要擴大數(shù)據(jù)緩存的容量時,只能對ASIC再外接存儲器或其他電路,ASIC的簡單易用性就被抵銷掉了。 HDLC的軟件編程方法功能靈活,通過修改程序就可以適用于不同的HDLC應用。但程序運行占用處理器資源多,執(zhí)行速度慢,對信號的時延和同步性不易預測。純軟件HDLC一般只能用于個別路數(shù)的低速信號處理。

FPGA采用硬件技術(shù)處理信號,又可以通過軟件反復編程使用,能夠兼顧速度和靈活性,并能并行處理多路信號,實時性能能夠預測和仿真。

圖片點擊可在新窗口打開查看

DSP采用軟件技術(shù)處理信號,也可以反復編程使用。DSP、FPGA芯片雖成本略微高于ASIC芯片,但具有貨源暢通、可多次編程使用等優(yōu)點。在中小批量通信產(chǎn)品的設(shè)計生產(chǎn)中,用FPGA和DSP實現(xiàn)HDLC功能是一種值得采用的方法。

HDLC的幀結(jié)構(gòu)和CRC校驗

為了使FPGA的設(shè)計能夠?qū)崿F(xiàn)HDLC的基本功能并能按照各項標準的規(guī)定靈活采用不同的CRC校驗算法,首先看一下HDLC基本的幀結(jié)構(gòu)形式。

HDLC是面向比特的鏈路控制規(guī)程,其鏈路監(jiān)控功能通過一定的比特組合所表示的命令和響應來實現(xiàn),這些監(jiān)控比特和信息比特一起以幀的形式傳送。以下是ISO/IEC 3309標準規(guī)定的HDLC的基本幀結(jié)構(gòu)。

圖片點擊可在新窗口打開查看

其他的HDLC標準也有類似的幀結(jié)構(gòu)。每幀的起始和結(jié)束以"7E"(01111110)做標志,兩個"7E"之間為數(shù)據(jù)段(含地址數(shù)據(jù)、控制數(shù)據(jù)、信息數(shù)據(jù))和幀校驗序列。幀校驗采用CRC算法,對除了插入的"零"以外的所有數(shù)據(jù)進行校驗。為了避免將數(shù)據(jù)中的"7E"誤為標志,在發(fā)送端和接收端要相應地對數(shù)據(jù)流和幀校驗序列進行"插零"及"刪零"操作。

用FPGA+DSP實現(xiàn)HDLC功能

對FPGA器件進行功能設(shè)計一般采用的是"Top to Down"("從頂?shù)降?)的方法,亦即根據(jù)要求的功能先設(shè)計出頂層的原理框圖,該圖通常由若干個功能模塊組成。再把各個模塊細化為子模塊,對較復雜的設(shè)計還可把各子模塊分成一層層的下級子模塊,各層的功能可以用硬件描述語言或電路圖來實現(xiàn)。

圖片點擊可在新窗口打開查看

DSP的設(shè)計則是按軟件順序執(zhí)行的方法,主函數(shù)調(diào)用子函數(shù),還可以把子函數(shù)分成下級子函數(shù),目前的DSP設(shè)計軟件主要是用C語言來完成。

HDLC協(xié)議操作由FPGA、DSP共同完成:HDLC接收端:首先由FPGA來收數(shù)據(jù),之后判斷幀頭“7E”及本機地址,如果是發(fā)給本機的數(shù)據(jù),則對后續(xù)數(shù)據(jù)進行判斷,如果有5個連“1”且后一位數(shù)據(jù)為“0”則將其后的一個“0”刪除,刪零后將數(shù)據(jù)存入FIFO中,收到幀尾“7E”時給出收結(jié)束標志;然后由DSP讀收結(jié)束標志,如果標志為“1”讀空FIFO,清標志位,將數(shù)據(jù)內(nèi)容進行CRC校驗。

HDLC發(fā)送端:首先由DSP將數(shù)據(jù)寫入FPGA的FIFO之后,DSP給出標志;FPGA收到標志后,先發(fā)送幀頭“7E” ,然后發(fā)送數(shù)據(jù),如果數(shù)據(jù)中有5個連“1”則在其后插入1個“0”,數(shù)據(jù)發(fā)送結(jié)束后發(fā)送幀尾“7E”。


支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

返回版面帖子列表

用FPGA+DSP實現(xiàn)HDLC(高級數(shù)據(jù)鏈路控制)功能








簽名
主站蜘蛛池模板: 东北少妇不戴套对白第一次 | 一本久道久久综合狠狠爱 | 国产高清视频在线观看 | 久草在在线视频 | 激情小说欧美色图 | 成人精品人成网站 | 精品国精品国产自在久国产不卡 | 亚洲精品6久久久久中文字幕 | 亚洲色大成网站www永久 | 中老年熟妇激情啪啪大屁股 | 亚洲高清不卡视频 | 免费va国产高清大片在线 | 青青草成人网 | 国内国外日产一区二区 | 久久资源总站 | www.亚洲国产 | 狠狠色婷婷久久综合频道毛片 | 一区二区三区国产美女在线播放 | 国产麻豆精品 | 国产毛片一区 | 高清性做爰免费网站 | 国产免费啪啪 | 国产精品三级视频 | 中文字幕精品久久久久人妻红杏1 | 久久国产精品99国产精 | 一区二区免费视频观看 | 国产aⅴ激情无码久久久无码 | 美女免费污网站在线播放 | 男人躁女人躁的好爽免费视频 | 国产亚洲新品一区二区 | 久久国产亚洲精品 | 极品少妇被猛的白浆直喷白浆 | 韩国精品一区二区 | 成人在线免费观看网站 | 精品久久久久久亚洲中文字幕 | 亚洲国产成人精品无码区在线观看 | 久久99亚洲精品一区二区 | 青青草原国产在线观看 | 亚洲精品无码人妻无码 | 亚洲中文字幕精品久久 | 国产精品不卡 |